ints-priority.c 3.9 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687
  1. /*
  2. * Set up the interrupt priorities
  3. *
  4. * Copyright 2005-2009 Analog Devices Inc.
  5. *
  6. * Licensed under the GPL-2 or later.
  7. */
  8. #include <linux/module.h>
  9. #include <linux/irq.h>
  10. #include <asm/blackfin.h>
  11. void __init program_IAR(void)
  12. {
  13. /* Program the IAR0 Register with the configured priority */
  14. bfin_write_SIC_IAR0(((CONFIG_IRQ_PLL_WAKEUP - 7) << IRQ_PLL_WAKEUP_POS) |
  15. ((CONFIG_IRQ_DMA1_ERROR - 7) << IRQ_DMA1_ERROR_POS) |
  16. ((CONFIG_IRQ_DMA2_ERROR - 7) << IRQ_DMA2_ERROR_POS) |
  17. ((CONFIG_IRQ_IMDMA_ERROR - 7) << IRQ_IMDMA_ERROR_POS) |
  18. ((CONFIG_IRQ_PPI0_ERROR - 7) << IRQ_PPI0_ERROR_POS) |
  19. ((CONFIG_IRQ_PPI1_ERROR - 7) << IRQ_PPI1_ERROR_POS) |
  20. ((CONFIG_IRQ_SPORT0_ERROR - 7) << IRQ_SPORT0_ERROR_POS) |
  21. ((CONFIG_IRQ_SPORT1_ERROR - 7) << IRQ_SPORT1_ERROR_POS));
  22. bfin_write_SIC_IAR1(((CONFIG_IRQ_SPI_ERROR - 7) << IRQ_SPI_ERROR_POS) |
  23. ((CONFIG_IRQ_UART_ERROR - 7) << IRQ_UART_ERROR_POS) |
  24. ((CONFIG_IRQ_RESERVED_ERROR - 7) << IRQ_RESERVED_ERROR_POS) |
  25. ((CONFIG_IRQ_DMA1_0 - 7) << IRQ_DMA1_0_POS) |
  26. ((CONFIG_IRQ_DMA1_1 - 7) << IRQ_DMA1_1_POS) |
  27. ((CONFIG_IRQ_DMA1_2 - 7) << IRQ_DMA1_2_POS) |
  28. ((CONFIG_IRQ_DMA1_3 - 7) << IRQ_DMA1_3_POS) |
  29. ((CONFIG_IRQ_DMA1_4 - 7) << IRQ_DMA1_4_POS));
  30. bfin_write_SIC_IAR2(((CONFIG_IRQ_DMA1_5 - 7) << IRQ_DMA1_5_POS) |
  31. ((CONFIG_IRQ_DMA1_6 - 7) << IRQ_DMA1_6_POS) |
  32. ((CONFIG_IRQ_DMA1_7 - 7) << IRQ_DMA1_7_POS) |
  33. ((CONFIG_IRQ_DMA1_8 - 7) << IRQ_DMA1_8_POS) |
  34. ((CONFIG_IRQ_DMA1_9 - 7) << IRQ_DMA1_9_POS) |
  35. ((CONFIG_IRQ_DMA1_10 - 7) << IRQ_DMA1_10_POS) |
  36. ((CONFIG_IRQ_DMA1_11 - 7) << IRQ_DMA1_11_POS) |
  37. ((CONFIG_IRQ_DMA2_0 - 7) << IRQ_DMA2_0_POS));
  38. bfin_write_SIC_IAR3(((CONFIG_IRQ_DMA2_1 - 7) << IRQ_DMA2_1_POS) |
  39. ((CONFIG_IRQ_DMA2_2 - 7) << IRQ_DMA2_2_POS) |
  40. ((CONFIG_IRQ_DMA2_3 - 7) << IRQ_DMA2_3_POS) |
  41. ((CONFIG_IRQ_DMA2_4 - 7) << IRQ_DMA2_4_POS) |
  42. ((CONFIG_IRQ_DMA2_5 - 7) << IRQ_DMA2_5_POS) |
  43. ((CONFIG_IRQ_DMA2_6 - 7) << IRQ_DMA2_6_POS) |
  44. ((CONFIG_IRQ_DMA2_7 - 7) << IRQ_DMA2_7_POS) |
  45. ((CONFIG_IRQ_DMA2_8 - 7) << IRQ_DMA2_8_POS));
  46. bfin_write_SIC_IAR4(((CONFIG_IRQ_DMA2_9 - 7) << IRQ_DMA2_9_POS) |
  47. ((CONFIG_IRQ_DMA2_10 - 7) << IRQ_DMA2_10_POS) |
  48. ((CONFIG_IRQ_DMA2_11 - 7) << IRQ_DMA2_11_POS) |
  49. ((CONFIG_IRQ_TIMER0 - 7) << IRQ_TIMER0_POS) |
  50. ((CONFIG_IRQ_TIMER1 - 7) << IRQ_TIMER1_POS) |
  51. ((CONFIG_IRQ_TIMER2 - 7) << IRQ_TIMER2_POS) |
  52. ((CONFIG_IRQ_TIMER3 - 7) << IRQ_TIMER3_POS) |
  53. ((CONFIG_IRQ_TIMER4 - 7) << IRQ_TIMER4_POS));
  54. bfin_write_SIC_IAR5(((CONFIG_IRQ_TIMER5 - 7) << IRQ_TIMER5_POS) |
  55. ((CONFIG_IRQ_TIMER6 - 7) << IRQ_TIMER6_POS) |
  56. ((CONFIG_IRQ_TIMER7 - 7) << IRQ_TIMER7_POS) |
  57. ((CONFIG_IRQ_TIMER8 - 7) << IRQ_TIMER8_POS) |
  58. ((CONFIG_IRQ_TIMER9 - 7) << IRQ_TIMER9_POS) |
  59. ((CONFIG_IRQ_TIMER10 - 7) << IRQ_TIMER10_POS) |
  60. ((CONFIG_IRQ_TIMER11 - 7) << IRQ_TIMER11_POS) |
  61. ((CONFIG_IRQ_PROG0_INTA - 7) << IRQ_PROG0_INTA_POS));
  62. bfin_write_SIC_IAR6(((CONFIG_IRQ_PROG0_INTB - 7) << IRQ_PROG0_INTB_POS) |
  63. ((CONFIG_IRQ_PROG1_INTA - 7) << IRQ_PROG1_INTA_POS) |
  64. ((CONFIG_IRQ_PROG1_INTB - 7) << IRQ_PROG1_INTB_POS) |
  65. ((CONFIG_IRQ_PROG2_INTA - 7) << IRQ_PROG2_INTA_POS) |
  66. ((CONFIG_IRQ_PROG2_INTB - 7) << IRQ_PROG2_INTB_POS) |
  67. ((CONFIG_IRQ_DMA1_WRRD0 - 7) << IRQ_DMA1_WRRD0_POS) |
  68. ((CONFIG_IRQ_DMA1_WRRD1 - 7) << IRQ_DMA1_WRRD1_POS) |
  69. ((CONFIG_IRQ_DMA2_WRRD0 - 7) << IRQ_DMA2_WRRD0_POS));
  70. bfin_write_SIC_IAR7(((CONFIG_IRQ_DMA2_WRRD1 - 7) << IRQ_DMA2_WRRD1_POS) |
  71. ((CONFIG_IRQ_IMDMA_WRRD0 - 7) << IRQ_IMDMA_WRRD0_POS) |
  72. ((CONFIG_IRQ_IMDMA_WRRD1 - 7) << IRQ_IMDMA_WRRD1_POS) |
  73. ((CONFIG_IRQ_WDTIMER - 7) << IRQ_WDTIMER_POS) |
  74. (0 << IRQ_RESERVED_1_POS) | (0 << IRQ_RESERVED_2_POS) |
  75. (0 << IRQ_SUPPLE_0_POS) | (0 << IRQ_SUPPLE_1_POS));
  76. SSYNC();
  77. }